欧美成人黄色网_欧美精品久久_国产在线一区二区三区_免费视频久久久_亚洲二区视频_欧美大片免费高清观看

產品分類

當前位置: 首頁 > 人物訪談

支持低成本FPGA仿真,Tensilica力推Diamond標準處理器IP核

發布日期:2022-07-15 點擊率:66

Tensilica公司日前宣布,目前可支持在低成本的Avnet LX60 FPGA開發板上進行Diamond Standard處理器系列的高速硬件仿真。軟件開發工程師可利用該通用并低成本的FPGA開發板,在Xilinx Virtex-4 FPGA運行Diamond Standard處理器IP核,從而加速軟件設計、調試和程序優化。

Tensilica公司市場副總裁Steve Roddy表示,“隨著片上系統設計愈加復雜,設計團隊需要在進行硬件開發的同時完成盡最多的軟件開發工作。相比僅采用軟件仿真手段,軟件開發工程師們通過在一塊Avnet LX60 FPGA開發板上模擬仿真選定的鉆石系列標準處理器IP核,能顯著加快開發周期?!?

Tensilica公司Diamond Standard軟件開發工程師的工具包(Diamond SDK)包括一個IDE(Xtensa Xplorer 集成設計開發環境),代碼開發工具鏈和指令集仿真器(ISS),它可運行于Avnet LX60開發板。該套Diamond軟件工具包含的軟件庫可支持軟件工程師使用標準C的庫函數,如printf來進行主機PC上的打印操作和從主機PC的硬盤的讀寫操作。

Tensilica公司在Diamond SDK中嵌入2項強大功能,使開發工程師可最大限度地利用Avnet LX60 FPGA開發板優勢來取得更多分析數據,因為能夠在比ISS運行更長的運行時間里對其應用進行性能分析。首先,通過基于FPGA硬件的性能分析,系統可生成程序的運行分析文件令開發工程師能夠迅速精確定位運行程序的性能瓶頸。這個分析數據在Tensilica公司Xtensa Xplorer IDE中可通過圖解的方式進行觀察。

其次,通過反饋編譯(feedback compilation),開發工程師可設置標志,從而編譯器可搜集程序分支(循環、跳轉等)被執行次數的統計信息。Xtensa C/C++編譯器然后利用這些統計信息進行重新編譯程序來優化程序:(a) 通過在無分支代碼中放置最經常使用的分支來優化速度;和(b)通過編譯較少執行的例行程序以取得小代碼大小而不是高速度來優化代碼大小。這種基于反饋的編譯手段提高了應用程序5-15%的運行速度,并減少了15%的代碼大小。

此外,Avnet LX60上的以太網接口使開發板適合運行如Linux這樣的操作系統以及相應的TCP/IP堆棧和網絡文件系統。

下一篇: 加強微處理器芯片測試

上一篇: 污水處理站控制系統

主站蜘蛛池模板: 亚洲精品国产a久久久久久 亚洲精品国产suv | 久久午夜影视 | 综合图片小说 | 丰满少妇弄高潮了www | 久久久久亚洲精品成人网小说 | 亚洲电影免费看 | 亚洲欧美人成电影在线观看 | 少妇三级全黄在线播放 | 亚洲免费精品视频 | 帮老师解开蕾丝奶罩吸乳视频 | 男阳茎进女阳道视频大全 | 在线毛片一区二区不卡视频 | 四虎视频国产精品免费 | 免费九九视频 | 奇米222| 青青草原综合久久大伊人精品 | 欧洲色综合精品 | 两个人看的免费视频 | 国产资源中文字幕 | 亚洲人成影院在线观看 | 日韩无毛 | 精品国产国语对白主播野战 | 怡红院av亚洲一区二区三区h | 欧美日韩国产精品自在自线 | 国产一区二区三区乱码网站 | 国产成人久久久精品一区二区三区 | 凹凸在线无码免费视频 | 国产丝袜视频一区二区三区 | 久久精品一区二区三区不卡 | 2018久久久国产精品 | 日本免费a级片 | 92精品国产自产在线观看48页 | 亚洲综合国产精品 | 正在播放 露脸 一区 | 国产主播在线看 | 欧美视频观看 | 午夜视频在线观看免费高清 | 国产69精品久久久久99不卡 | 久久伦理片 | sihu永久在线播放地址 | 欧美自拍亚洲 |